TY - Jour A2 - Yang,Jar Ferr Au - Shah,Nehal N. Au - Singapuri,Harikrishna Au - Dalal,Upena D. PY - 2016 DA - 2016/12/26 TI - 硬件高效架构,具有变块大小的运动估计SP - 5091519 VL - 2016年AB - 视频编码标准,如MPEG-X和H.26x,包括可变块大小运动估计(VBSME),这是由于巨大的计算来源于硬件实现视角的高度耗时和极其复杂。在本文中,我们已经讨论了视频编码的基本方面,并研究了与VBSME的现有架构进行了研究。具有不同像素扫描模式的各种架构为运动矢量(MV)生成提供了各种性能结果,显示了每秒处理的宏块之间的权衡以及计算的资源要求。本文的目的是设计VBSME架构,该架构利用最佳资源来最小化芯片区域,并提供适当的帧处理率进行实时实现。通过使用Z扫描图案访问单个时钟周期中的大小4×4的基本宏块的16个像素,可以提高计算速度。广泛采用的硬件实现成本函数称为绝对差异的总和(SAD)用于基于多路复用器的绝对差分计算器和基于局部求和术语减少(PSTr)的多端添加剂的VBSME体系结构。建议实现的设备利用仅为22k门,并且它可以在最佳案例中处理179个高清(1920×1080)分辨率帧,并且在每秒最坏情况下在最坏情况下的47个高清分辨率帧。由于这种较高的吞吐量设计非常适合实时实现。SN - 2090-0147 UR - https://doi.org/10.1155/2016/5091519 Do - 10.1155/2016/5091519 JF - 电气计算机工程学报PB - Hindwi Publishing CorporationKW - ER -